전가산기란?
: 전가산기(full adder)회로는 2개의 입력 비트 A, B와 밑자리로부터 자리올림 C를 더해 합 S와 윗자리로의 자리올림(carry) C를출력하는 조합회로이다.(아래 그림의 신호가 맞는 지는 아래 진리표를 참조.)
1. 전가산기 회로 연결로서 3개의 입력은 A와 B 그리고 Cin으로 받고 그 합은 S에 출력되며 나머지는 Cout에 출력되는데 지금은 A와 B, Cin이 0이므로 S와 Cout에 불이 들어 오지 않는다.
2. Cin에 1을 입력 받고 A와 B는 0일때 S에 불이 들어 온것을 확인 할 수 있다.
3. A는 0이고 B가 1을 입력 받았고 Cin도 0이므로 S값에 불이 들어 온 것을 확인 할 수 있다.
4. A는 0이고 B는 1 그리고 Cin도 1을 입력 받아 S값에는 불이 들어 오지 않고 Cout에 불이 들어 온것을 확인 할 수있다.
5. A는 1을 입력 받고 B는 0 그리고 Cin도 0을 입력 받아 S 값에 불이 들어 온 것을 확인 할 수 있다.
6. A는 1, B는 0 그리고 Cin은 1을 입력 받고 S값이 아닌 Cout에 불이 들어 온 것을 확인 할 수 있다.
7. A는 1을 입력 받고 B도 1을 입력받고 Cin은 0을 입력받아 S값이 아닌 Cout에 불이 들어 온것을 확인 할 수있다.
8. A는 1을 입력받고 B도 1을 입력받고 Cin도 1을 입력 받았을 때는 S값에도 불이 들어오고 Cout에도 불이 들어 온 것을 확인 할 수있다.
진리표
논리식
9. 진리표와 위의 회로들이 값들이 일치 하는 것을 볼 수 있다. 그러므로 이 회로도 정상적인 동작을 한다는 것을 확인 할 수 있다.
논리 회로
10. 전가산기 논리 회로는 반가산기 회로 2개와 OR회로 1개로 구성된다.
댓글